Деление частоты на 3

Деление частоты на 3

а) б)

Рассмотрим четырехразрядный двоичный счетчик. Из временной диаграммы можно заметить, что на выходе младшего разряда Q0 частота импульсной последовательности будет в 2 (2 1 ) раза меньше, чем на тактовом входе C. На выходе Q2 в 2 раза меньше, чем на Q1, и, соответственно в 4(2 2 ) раза меньше, чем на входе. На выходах Q3 и Q4 частота станет меньше соответственно в 8 (2 3 ) и 16(2 4 ) раз. То есть такой счетчик можно использовать как делитель частоты с коэффициентом деления равным степени числа 2.

С помощью счетчиков такого типа можно построить делитель частоты с любым целым коэффициентом деления.

Для примера построим делитель частоты с коэффициентом деления 5.

Число 5 в двоичной системе счисления представляется как 0101. Когда на выходах счетчика будет код 0101, на выходе элемента «И» появится логическая единица, которая запустит схему сброса. Длительность импульса на выходе схемы сброса должна быть достаточна для надёжного сброса всех триггеров счётчика в 0. Разряды числа 0101, равные 1 подаются на схему «И» с прямых выходов счетчика, а равные 0 — через инверторы, либо, как в нашем случае, вообще не подключаются (т.к кодовая комбинация с "1" в разрядах Q1 и Q3 ранее не встречается). Таким образом, как только счётчик досчитает до 5, произойдёт обнуление счетчика и счёт продолжится с кода 0000.

Нетрудно заметить, что на выходе элемента "И" логическая "1" будет появляться каждый пятый входной импульс. Таким образом данная схема будет делителем частоты на 5.

Если необходимо получить коэффициент деления больше 16, используют счетчики с большим числом разрядов или включают несколько счетчиков последовательно (чтобы выход старшего разряда предыдущего счетчика подавался на тактовый вход следующего).

Читайте также:  Удалить том не активна в windows 7

Контрольные вопросы

1 Сколько разрядов потребуется для построения делителя частоты с коэффициентом деления 456 на основе двоичных счетчиков?

2 Можно ли построить делитель частоты с коэффициентом деления 23 используя делители на 2,3 и 5 на JK триггерах? Почему?

Дата добавления: 2015-08-12 ; просмотров: 6093 . Нарушение авторских прав

Любительская Радиоэлектроника

Наиболее часто для этого используют счетчики, хотя можно разделить частоту с помощью ждущего мультивибратора, ограничив число проходящих на выход импульсов. Пример такой схемы показан на рис. 1.60. Как только импульс входной частоты поступает на выход 5, ждущий мультивибратор D1.1, D1.3 запирает элемент D1.2 на время, определяемое резистором R1. Когда ждущий мультивибратор возвращается в исходное состояние, на выход поступает следующий импульс и цикл возобновляется. Схему можно усовершенствовать, заменив потенциометр полевым транзистором, что позволит управлять коэффициентом деления с помощью напряжения.

Рис. 1.60 Делитель частоты с использованием ждущего мультивибратора

Делитель на 2 можно собрать из простейших ЛЭ, рис. 1.61. Схемы делителей без использования RC-цепей имеют лучшую помехоустойчивость и более широкий диапазон входной частоты сигнала. Основным элементом всех счетчиков является триггер с так называемым счетным входом, рис. 1.62. Таблица 1.4

Сигналы на входах Состояние выхода
С D S R Q NOT Q
х х 1 1
х х 1 1
_/ 1
_/ 1 1
\_ х Q NOT Q



Рис. 1.62. Делитель частоты на 2

Рис. 1.63. Делитель на 3

поясняет логику работы триггера 561ТМ2 в зависимости от управляющих сигналов (х _ безразлично состояние на данном входе; состояние, когда на входах S и R микросхемы одновременно действует лог. "1", является запрещенным).

Комбинационное включение триггеров позволяет получать счетчик с нужным коэффициентом деления входной частоты. На рис. 1.6 2 . 1.65 приведены примеры включения элементов микросхем для получения деления на 2, 3, 6, 10 и 60.

Читайте также:  Детализация некоторых позиций баланса имеет

Промышленность выпускает универсальные счетчики, которые в зависимости от управляющих сигналов могут переключаться по переднему или заднему фронту входного сигнала, а также менять направление счета (сложение или вычитание). В качестве примера приведена диаграмма работы двоичного четырехразрядного реверсивного счетчика на микросхеме 561ИЕ11, рис. 1.66.

Таблица истинности (табл. 1.5) поясняет назначение управляющих сигналов и логику управления микросхемой (1 _ лог. "1"; 0 _ лог. "0"; х _ состояние безразлично, т. е. 0 или 1). Счетчик предусматривает возможность загрузить по входам D1, D2, D4, D8 параллельный код.


Рис. 1 65. Схема делителя на 60

Вход
переноса
РО
Сложение,
вычитание
+-1
Разрешен.
установки
V
Установка
нуля
R
Действие
1 х нет счета
1 работа на сложение
работа на вычитание
х х 1 установка по парал. вх.
х х х 1 установка нуля

Для получения нужного коэффициента деления можно использовать микросхемы двоичных счетчиков, соединяя соответствующие выходы с помощью ЛЭ, рис. 1.67, или же применить счетчик с программируемым коэффициентом деления 564ИЕ15, см. рис. 1.26.

Рис. 1. 66. а) Универсальный реверсивный счетчик,
б) диаграмма напряжении микросхемы

Для деления частоты на 2, 4, 8, 16 и т.д. достаточно организовать цепочку, состоящую из нужного числа счетных, так называемых, D-триггеров. Для деления частоты в «нестандартное» число раз, к примеру, на 3 или 5, необходима специальная схема контроля, которая бы сбрасывала все триггеры при определенном их состоянии, чтобы счет начинался с нуля. Взглянем на схему ниже.

Благодаря элементу 3И-НЕ при состоянии триггеров 1-0-1 низкий уровень, появившийся на его выходе, сбросит все триггеры в ноль (входы R), и счетчик начнет считать сначала. Если перевести 101 в более привычную для нас десятичную систему счисления, получим 5, и это значит, что наш счетчик будет обнуляться после каждого пятого импульса. К нашим услугам делитель на 5.

Читайте также:  Hyperx cloud core настройка микрофона

Аналогичным образом можно организовать деление на любое число – вопрос лишь в количестве D-триггеров и сложности схемы управления. Впрочем, чтобы построить нечетный делитель до 10 (а точнее на 3, 5, 6, 7, 10) можно обойтись достаточно простой системой контроля, состоящей лишь из… одного конденсатора:

Делитель на 5 с использованием в схеме сброса конденсатора

Фокус этой схемы в том, что первый и второй триггеры сбросятся в тот момент, когда на инверсном выводе третьего произойдет переход с высокого логического уровня на низкий. Если вы разобрались в работе D-триггера, которую я описывал в предыдущих статьях, то без труда определите, что мы организовали все тот же счетчик-делитель на 5, но схема его гораздо проще рассмотренного выше.

Аналогично организуем счетчик-делитель на 3:

Обратите внимание на схему делителя на 6 — это тот же делитель на 3, перед которым стоит обычный счетный триггер-делитель на 2 (DD6). Ну а делитель на 10 — это делитель на 2 + делитель на 5. Несмотря на свою простоту, такие схемы при использовании микросхем ТТЛ применяются достаточно широко и вполне надежны.

Ссылка на основную публикацию
Где автокад хранит автосохранение
Данная функция существенно облегчает работу в случае сбоев программы и ошибок в работе. По умолчанию, автосохранение в AutoCAD сохраняет файл...
Виндовс 10 видит принтер но не печатает
Windows 10 не видит принтер Плановая переустановка Виндовс 7 на 10: мошенники против пенсионеров Полноэкранная реклама от Windows - раздражающая...
Внутренняя программная ошибка src defaultfontmetrics cpp 55
Abbyy Finereader – программа для распознавания текста с изображениями. Источником картинок, как правило, является сканер или МФУ. Прямо из окна...
Где на жестком диске написан объем
Мы зарегистрировали подозрительный трафик, исходящий из вашей сети. С помощью этой страницы мы сможем определить, что запросы отправляете именно вы,...
Adblock detector